中文 英语
低功率高性能
白皮书

使用Synopsys验证连续体平台的UFS验证闭合流

Synopsys验证连续体平台如何用于验证真实的设计。

受欢迎程度

虽然这是老生常谈,但“功能验证没有灵丹妙药。”没有一种工具或方法可以找到并消除一个大型、复杂的半导体设计中的所有缺陷。模拟是很容易理解的,但对于今天的大型soc来说可能很慢。仿真硬件速度很快,但是昂贵到可以在验证团队之间共享。正式的技术可能是详尽的,但能力往往有限。片上系统(SoC)设计为传统的硬件验证挑战增加了多层软件。业界使用十多种语言和格式进行验证:SystemVerilog、VHDL、C/ c++ /SystemC、属性规范语言(PSL)、开放验证库(OVL)、统一电源格式(UPF)、Tcl、PERL、JAVA等等。通用验证方法学(UVM)很好地涵盖了模拟测试台,但没有解决所有的工具和技术。

点击这里继续阅读。



留下一个回复


(注意:此名称将公开显示)