中文 英语

作者的最新帖子


什么是asip?


ASIP代表“特定于应用程序的指令集处理器”,简单意味着一个被设计为对特定应用程序或域的最佳处理器的处理器。通用与申请或域或域特定的处理器大多数处理器核心迄今为止是通用目的,这意味着它们旨在处理具有良好平均值的广泛应用程序......“ 阅读更多

RISC-V代表什么?


RISC-V(发音为“风险 - 五”)代表'减少指令集计算机(RISC)五'。第五个是指自1981年以来在加利福尼亚大学伯克利开发的RISC架构的几代RISC架构的数量。RISC概念(如同斯坦福大学的并行MIPS开发)受到大多数处理器指令不是的事实的推动。..“ 阅读更多

自定义现有的RISC-V处理器


在上一篇文章中,我们考虑了如何通过分析软件来为域特定的处理器内核创建优化的ISA,并使用添加/删除说明进行实验。使用Open RISC-V ISA可以是处理器的一个很好的起点,它结合了特定于应用程序的功能和访问便携式软件。修改指令套装的老式方式......“ 阅读更多

ISA所有权事宜:三个isas的故事


指令集架构(ISA)对处理器及其软件生态系统的开发至关重要。在过去的半个世纪中,大多数ISA都是由单一公司拥有的,无论是产品公司,是否为自己的筹码/系统或处理器知识产权公司向筹码开发人员许可。ISA所有权是否存在?让我们考虑三个专有的ISAS ...“ 阅读更多

开源与商业RISC-V许可型号


每个人都熟悉传统处理器IP供应商的商业许可,如ARM,Cadence和Synopsys。但在讨论RISC-V开放式指令集架构(ISA)时,术语与RISC-V通常被描述为“开源”术语。有些人甚至可以指责商业RISC-V IP的供应商,如CodaSip或Andes,因为不在生气中......“ 阅读更多

指令记忆对处理器PPA的影响


设计的任何部分的区域都有助于硅成本和功耗。处理器IP供应商的PPA号码中的“A”之后的简单化可能是误导性的。处理器永远不会被隔离,而是子系统的一部分,包括指令存储器,数据存储器和外围设备。在大多数情况下,指令记忆将是占主导地位的,proc ...“ 阅读更多

嵌入式处理器要求和OS选择


对于每个嵌入式产品,软件开发人员需要考虑是否需要操作系统;如果是这样,那么什么类型的操作系统。操作系统从实时操作系统的实时操作系统变化,具有非常小的内存占用对通用的操作系统,如Linux,具有丰富的功能。为您的产品选择适当类型的操作系统 - 因此...“ 阅读更多

定义处理器核心复杂性


处理器核心越复杂,区域和功耗越大。但是,复杂性的增加不是一个维度,因为处理器可以以不同的方式更加复杂。在选择处理器IP核心时,为您的项目选择有权复杂性非常重要。一些关于复杂性的方式包括:字长执行单位权限/ prot ...“ 阅读更多

了解处理器IP核心的性能


查看任何处理器IP,您会发现他们的供应商强调PPA(性能,功率和区域)编号。理论上,它们应该提供一个级别的竞争领域,用于比较不同的处理器IP核心,但实际上,情况更复杂。让我们考虑表现。首先要考虑的是你关心性能的方面。你有更多关心的是...“ 阅读更多

关于Swerv Core EH2


5月中旬,芯片联盟宣布开辟由西方数字设计的Swerv Core EH2和Swerv Core El2的开放采购。这些核心以及早期的EH1现在都由CodaSip的Swerv核心支持包提供支持,该包提供设计,实现,测试和写入软件所需的所有组件,用于基于Swerv核心的片上。但是什么是Swerv Core EH2?......“ 阅读更多

←更老的帖子