中文 英语

作者的最新帖子


渗透测试:买方指南


数据违规行为继续瘟疫组织 - 他们是否针对外部或恶意内部人的目标。根据2020年IBM“数据泄露成本”报告,52%的违规行为是由恶意攻击引起的,违规的平均总成本为3.86亿美元。这些违规中的许多违规是错误或漏洞的结果,攻击者工作......»阅读更多

早期,准确,签署相关功率分析


功率估计一直是半导体开发的基本部分,但近年来它的重要性也在增长。实际上每个应用程序域都具有必须在芯片制造之前满足的功率限制。没有有效的方法来修复实验室或现场的电源问题,因此硅预估计必须准确。许多TY的短开发周期......»阅读更多

在飞行中查找和修复设计和测试台编码错误


芯片验证中有两件事肯定:必须在制造之前找到尽可能多的错误,并且必须在开发过程中尽早发生这种情况。在验证中,验证所需的“左移”要求从项目最早的阶段工程师提供高级分析和调试技术。很多犯罪课程都是优选的......»阅读更多

CISO敏感数据保护指南


新兴的数据保护和隐私法律正促使各组织争相实施解决法规遵从性和数据安全治理的战略。SolarWinds软件供应链攻击,攻击者在其网络软件发布中插入恶意后门,导致敏感数据暴露,进一步强调了确保DevSecOps安全的必要性……»阅读更多

使用自定义编译器的用户定义设备(UDD)加速自定义布局


在该系列的第7次视频中,Synopsys工程总监Kai Wang讨论了设计内部电气分析,以及为什么在布局期间使用源引擎检查和修复电阻,电容和电迁移问题至关重要。点击此处访问此视频白皮书。»阅读更多

自信地设计应用程序


精心设计的ASIPS具有强大的SDK,将C / C ++可编程性与专用硬件的功率和性能相结合。基于ASIP平台的产品系列通常具有高度灵活性,能够解决具有相同硅的多个市场段和该领域的处理更新。他们对软件驱动的验证良好,延迟产品要求少数罚款......»阅读更多

使用ARC NSIM NCAM快速循环近似模拟


成功的软件(例如固件/应用程序)开发的关键因素之一是在没有目标硬件的情况下快速运行和分析软件的能力。这在设计过程中越早成为可能越好,例如在前硅阶段。通常,前硅阶段由三个活动主导,每个活动都有不同的挑战:探索Ha…»阅读更多

使用高级RTL静态终止平台,减少安装和调试,实现更快的关闭


许多设计房屋不断寻求缩短其有效设计周期以满足要求苛刻的市场需求,获得强大的技术优势,并在各自的行业中获得安全领导。这种压力可能导致设计师通过严格的时间表获得极其不堪重负。为了满足严格的项目时间表,设计团队经常诉诸识别行业lea ...»阅读更多

IP和SoC的分布式开发符合汽车ISO 26262


用于高级驾驶员辅助系统(ADAS)的汽车功能安全系统上芯片(SOC)包含多种复杂的知识产权(IP)核心。IP核心被开发为安全元素之外的上下文(Seooc),这意味着最终应用程序的上下文在交货时间不完全已知。此外,IP开发可能会分布在全球范围内。降低F的风险......»阅读更多

通过统一的验证管理解决方案加速SoC验证结束


芯片上系统(SoC)设计的功能验证需要在统一解决方案中链接到一起的一流工具,以应对指数级的复杂性挑战。没有一种万能的验证方法。复杂的设计需要结合虚拟原型、静态检查、形式化分析、仿真、仿真和FPGA原型。所有t的执行…»阅读更多

←旧的文章