中文 英语
www.vw011.com
白皮书

《帮助打破记忆墙》

一种新颖可配置的最后一级缓存IP,具有每个主站点分区,ScratchPad RAM分配,AXI接口和功能安全机制。

人气

随着人工智能(AI)和自动驾驶汽车系统变得越来越复杂,系统性能需求已经开始与延迟和功耗需求发生冲突。这种困境迫使半导体工程师重新架构他们的片上系统(SoC)设计,以提供更可扩展的性能、灵活性、效率和集成水平。从边缘到数据中心,这些需求需要重新考虑内存组织和结构,并仔细考虑如何在各种高性能IP块和片外存储器之间启用和管理片内数据流。本文描述了一种新颖的可配置的末级缓存IP CodaCache,它提供了一种易于集成的解决方案,使系统架构师能够配置和调整IP以满足他们的特定需求。在该IP中实现的关键技术是每主方式分区、暂存RAM分配、AXI接口和功能安全机制。

作者:Kurt Shuler, Arteris IP营销副总裁,JP Loison, Arteris IP企业应用工程师。

点击在这里阅读更多。



发表评论


(注意:此名称将被公开显示)