中文 英语

进入非易失性逻辑


研究人员正在开发一种基于铁电场效应晶体管的新型逻辑器件,称为非易失性逻辑(NVL)。FeFETs在最近的行业会议上一直是一个备受关注的话题,但绝大多数关注的焦点都是在内存阵列中使用它们。然而,存储比特单元只是一个能存储状态的晶体管。这可以在其他应用程序中加以利用。“Non-v…»阅读更多

SoC集成复杂性:大小并不(总是)重要


在谈到芯片系统(soc)的复杂性时,我们通常会举出一些巨大的例子:应用处理器、巨型人工智能芯片等等。打破这一传统,考虑物联网(IoT)设计,它仍然可以挑战工程师在架构和集成方面的复杂性。这种复杂性来自两个驱动:非常低的功耗,eve…»阅读更多

特定领域的记忆


特定领域的计算可能非常流行,但它回避了真正的问题。更大的问题是内存会降低处理器性能,消耗更多的能量,占用最多的芯片面积。内存需要摆脱现有软件偏爱的刚性结构。当算法和内存一起设计时,性能的改善是显著的,并且可以提高性能。»阅读更多

电力域和CDC验证的集成方法


对于移动和数据中心应用程序来说,降低功耗是至关重要的。然而,降低功耗同时最小化对性能的影响是一个挑战。解决方案是将设计划分为多个电源域,允许有选择地降低电压水平或断电分区。传统的低功耗验证仅验证功率的功能正确性。»阅读更多

AI硬件时代的时间挑战


近年来,我们已经看到了专门的集成电路(ASIC)的明显市场趋势,这些趋势比传统的通用计算机用于加工AI工作负载的性能和能源消耗更高。这些AI加速器硬化深度学习算法内核进入电路,使得具有局部存储器的更高的数据摄取带宽,并执行大规模的Paral ......»阅读更多

绿色物联网的设计支持


物联网(IoT)正在全球范围内快速发展。新设备不断增加,所有设备都收集各种各样的数据并将它们(通常是无线的)传输到边缘设备,而边缘设备又将数据中继到云端进行进一步处理。据估计,在几年内,物联网设备将占全球ene的20%以上。»阅读更多

UPF的许多味道:这是对您设计的合适的?


节能电子系统需要复杂的电源管理架构,这给低功耗验证带来了困难。Accellera于2007年推出了统一电源格式(UPF)标准,以帮助工程师解决这些复杂的问题。为了跟上低功耗设计日益复杂的步伐,UPF标准本身也在不断发展,通过发布……»阅读更多

使用模型驱动数据中心架构变化


数据中心架构正在进行重大变化,由更多数据推动,远程位置的使用更大。这一班次的一部分涉及从SRAM到DRAM将一些处理更靠近各种内存层次的处理到存储。处理有更多的数据,需要更少的能量和时间来处理数据到位。但工作负载也正在分销......»阅读更多

尽早并准确地了解自己的能力


Chip设计师总是需要平衡时间和区域。每个人都希望设计得越快越紧凑,但这两个目标通常是相互冲突的。在过去的几十年里,最低能耗一直是第三个目标,通常同样重要。半导体行业的一些最大的驱动力是电池驱动的p…»阅读更多

快速,低功耗的推理


权力和性能通常被认为是相反的目标,如果你愿意的话,同样的硬币两侧。系统可以非常快速地运行,但它会燃烧大量的电力。缓解加速器和功耗下降,但表现也如此。优化功率和性能是具有挑战性的。卷积神经网络(CNN)的推理算法是Compute Int ...»阅读更多

←旧的文章